Een MOSFET-houdcircuit met weerstanden R1-R6, elektrolytische condensatoren C1-C3, condensator C4, PNP-triode VD1, diodes D1-D2, tussenrelais K1, een spanningsvergelijker, een geïntegreerde chip met dubbele tijdbasis NE556 en een MOSFET Q1, waarbij pin nr. 6 van de geïntegreerde chip NE556 met dubbele tijdbasis dient als signaalingang, en het ene uiteinde van weerstand R1 tegelijkertijd is verbonden met pin 6 van de dual-time base geïntegreerde chip NE556 wordt gebruikt als signaalingang, het ene uiteinde van weerstand R1 is verbonden met pin 14 van de dual-time base geïntegreerde chip NE556, het ene uiteinde van weerstand R2, het ene uiteinde van weerstand R4, de emitter van de PNP-transistor VD1, de drain van de MOSFET Q1 en de DC-voeding, en het andere uiteinde van weerstand R1 is verbonden met pin 1 van de geïntegreerde dual-time base-chip NE556, pin 2 van de dual-time base geïntegreerde chip NE556, de positieve elektrolytische capaciteit van condensator C1 en het tussenrelais. K1 normaal gesloten contact K1-1, het andere uiteinde van het tussenrelais K1 normaal gesloten contact K1-1, de negatieve pool van elektrolytische condensator C1 en één uiteinde van condensator C3 zijn verbonden met de voedingsaarde, het andere uiteinde van condensator C3 is verbonden met pin 3 van de geïntegreerde chip met dubbele tijdbasis NE556, pin 4 van de geïntegreerde chip met dubbele tijdbasis NE556 is tegelijkertijd verbonden met de positieve pool van elektrolytische condensator C2 en het andere uiteinde van weerstand R2 tijd, en de negatieve pool van elektrolytische condensator C2 is verbonden met de voedingsaarde, en de negatieve pool van elektrolytische condensator C2 is verbonden met de voedingsaarde. De negatieve pool van C2 is verbonden met de aarde van de voeding, de pin 5 van de geïntegreerde chip NE556 met dubbele tijdbasis is verbonden met het ene uiteinde van weerstand R3, het andere uiteinde van weerstand R3 is verbonden met de positieve fase-ingang van de spanningscomparator , de negatieve fase-ingang van de spanningscomparator is tegelijkertijd verbonden met de positieve pool van de diode D1 en het andere uiteinde van weerstand R4, de negatieve pool van de diode D1 is verbonden met de voedingsaarde en de uitgang van de spanning comparator is verbonden met het uiteinde van weerstand R5, het andere uiteinde van weerstand R5 is verbonden met de PNP-triplex. De uitgang van de spanningsvergelijker is verbonden met het ene uiteinde van de weerstand R5, het andere uiteinde van de weerstand R5 is verbonden met de basis van de PNP-transistor VD1, de collector van de PNP-transistor VD1 is verbonden met de positieve pool van de diode D2, de negatieve pool van de diode D2 is tegelijkertijd verbonden met het uiteinde van de weerstand R6, het uiteinde van de condensator C4 en de poort van de MOSFET, het andere uiteinde van de weerstand R6, het andere uiteinde van de condensator C4 en het andere uiteinde van het tussenrelais K1 zijn allemaal verbonden met het voedingsland en het andere uiteinde van het tussenrelais K1 is verbonden met de bron van deMOSFET.
MOSFET-retentiecircuit, wanneer A een laag triggersignaal levert, op dit moment de geïntegreerde chip NE556 met dubbele tijdbasis, geïntegreerde chip met dubbele tijdbasis NE556 pin 5 uitgang hoog niveau, hoog niveau in de positieve fase-ingang van de spanningscomparator, de negatieve fase-ingang van de spanningscomparator door de weerstand R4 en de diode D1 om een referentiespanning te leveren, op dit moment heeft de spanningscomparator een hoog niveau, het hoge niveau om de Triode VD1 te laten geleiden, de stroom vloeit vanaf de collector van triode VD1 laadt condensator C4 via diode D2, en tegelijkertijd geleidt MOSFET Q1, op dit moment wordt de spoel van het tussenrelais K1 geabsorbeerd en het tussenrelais K1, normaal gesloten contact K 1-1, is losgekoppeld, en nadat het tussenrelais K1, normaal gesloten contact K 1-1, is losgekoppeld, zorgt de gelijkstroomvoeding naar de 1 en 2 voet van de dual-time base geïntegreerde chip NE556 ervoor dat de voedingsspanning wordt opgeslagen totdat de spanning op pin 1 en pin 2 van de dual-time base geïntegreerde chip NE556 wordt opgeladen tot 2/3 van de voedingsspanning, de dual-time base geïntegreerde chip NE556 wordt automatisch gereset en pin 5 van de dual-time base geïntegreerde chip NE556 wordt automatisch hersteld naar een laag niveau en de daaropvolgende circuits werken niet, terwijl op dit moment de condensator C4 wordt ontladen om de MOSFET Q1-geleiding te behouden tot het einde van de ontlading van de capaciteit C4 en het tussenrelais K1 spoelvrijgave, tussenrelais K1 normaal gesloten contact K 11 gesloten, op dit moment via het gesloten tussenrelais K1 normaal gesloten contact K 1-1 zal een dubbele tijdbasis geïntegreerde chip NE556 1 voet en 2 voet van de spanningsvrijgave zijn uit, voor de volgende keer naar dual-time base geïntegreerde chip NE556 pin 6 om een laag triggersignaal te leveren om dual-time base geïntegreerde chip NE556 klaar te maken.
De circuitstructuur van deze toepassing is eenvoudig en nieuw: wanneer de geïntegreerde chip met dubbele tijdbasis NE556 pin 1 en pin 2 wordt opgeladen tot 2/3 van de voedingsspanning, kan de geïntegreerde chip met dubbele tijdbasis NE556 automatisch worden gereset, geïntegreerde chip met dubbele tijdbasis NE556 pin 5 keert automatisch terug naar een laag niveau, zodat de volgende circuits niet werken, om automatisch te stoppen met het opladen van condensator C4, en na het stoppen van het opladen van de condensator C4 die wordt onderhouden door de MOSFET Q1 geleidend, deze applicatie kan continu behoudenMOSFETQ1 geleidend gedurende 3 seconden.
Het omvat weerstanden R1-R6, elektrolytische condensatoren C1-C3, condensator C4, PNP-transistor VD1, diodes D1-D2, tussenrelais K1, spanningscomparator, geïntegreerde chip met dubbele tijdbasis NE556 en MOSFET Q1, pin 6 van de geïntegreerde dubbele tijdbasis chip NE556 wordt gebruikt als signaalingang en het ene uiteinde van de weerstand R1 is verbonden met pin 14 van de geïntegreerde chip NE556 met dubbele tijdbasis, weerstand R2, pin 14 van de geïntegreerde chip met dubbele tijdbasis NE556 en pin 14 van de geïntegreerde chip met dubbele tijdbasis NE556, en weerstand R2 is verbonden met pin 14 van de geïntegreerde chip met dubbele tijdbasis NE556. pin 14 van de dual-time base geïntegreerde chip NE556, één uiteinde van weerstand R2, één uiteinde van weerstand R4, PNP-transistor
Welk werkingsprincipe?
Wanneer A een laag triggersignaal levert, voert de dual-time base-geïntegreerde chip NE556-set, dual-time base-geïntegreerde chip NE556 pin 5 hoog niveau, hoog niveau uit in de positieve fase-ingang van de spanningscomparator, de negatieve fase-ingang van de spanningscomparator door de weerstand R4 en de diode D1 om de referentiespanning te leveren, deze keer is de spanningscomparator op hoog niveau, het hoge niveau van de geleiding van de transistor VD1, de stroom vloeit uit de collector van de transistor VD1 via de diode D2 naar de condensator C4 laadt op dit moment het tussenrelais K1 spoelzuiging, het tussenrelais K1 spoelzuiging op. De stroom die uit de collector van transistor VD1 vloeit, wordt via diode D2 in condensator C4 geladen en tegelijkertijdMOSFETQ1 geleidt, op dit moment wordt de spoel van tussenrelais K1 afgezogen en wordt tussenrelais K1 normaal gesloten contact K 1-1 losgekoppeld, en nadat tussenrelais K1 normaal gesloten contact K 1-1 is losgekoppeld, wordt de stroom uitgeschakeld voedingsspanning geleverd door de gelijkstroombron naar de 1 en 2 voet van de geïntegreerde chip met dubbele tijdbasis NE556 wordt opgeslagen totdat de spanning op pin 1 en pin 2 van de geïntegreerde chip met dubbele tijdbasis NE556 wordt opgeladen tot 2/3 van de voedingsspanning, de dual-time base-geïntegreerde chip NE556 wordt automatisch gereset en pin 5 van de dual-time base-geïntegreerde chip NE556 wordt automatisch hersteld naar een laag niveau, en de daaropvolgende circuits niet werken, en op dit moment wordt de condensator C4 ontladen om de MOSFET Q1-geleiding te behouden tot het einde van de ontlading van de condensator C4, en wordt de spoel van het tussenrelais K1 vrijgegeven en het tussenrelais K1 normaal gesloten contact K 1-1 is verbroken. Relais K1 normaal gesloten contact K 1-1 gesloten, dit keer via het gesloten tussenrelais K1 normaal gesloten contact K 1-1 zal een dual-time basis geïntegreerde chip NE556 1 voet en 2 voet op de spanningsvrijgave zijn, voor de volgende keer de dual-time base geïntegreerde chip NE556 pin 6 om een triggersignaal te leveren om laag in te stellen, om voorbereidingen te treffen voor de dual-time base geïntegreerde chip NE556-set.